Mirando la hoja de datos para el MC74VHC1G08 , en la sección de características , indica Chip Complexity: FETs = 62
.
- ¿Por qué este IC necesita 62 transistores, mientras que una compuerta AND se puede hacer con solo 6 transistores?
- ¿Para qué se usan los otros 56 transistores? Mi suposición sería algún tipo de circuito de protección, pero no estoy seguro.
Respuestas:
Puede haber varias razones por las cuales se usan más de los 6 MOSFET mínimos (4 para un NAND + 2 para un inversor) en este IC:
La salida se realizará utilizando transistores bastante grandes (no de tamaño mínimo). Siempre hay "plegado", lo que significa que múltiples transistores se combinan en uno grande donde las áreas de difusión de drenaje y fuente se comparten entre dos transistores. Esto se comporta como un transistor grande, pero podría contarse como muchos si desea un conteo de transistores más alto.
La protección ESD en las entradas y salidas de IC fabricadas en procesos CMOS modernos a menudo utiliza "MOSFET de puerta a tierra" en lugar de los diodos más tradicionales.
Se necesita un circuito de "abrazadera ESD" entre los pines de alimentación, dicho circuito consta de un par de transistores.
Los circuitos digitales (como esta compuerta AND) a menudo necesitan desacoplamiento de suministro en chip. Estos se llaman "células de decapitación". Estos son condensadores entre los rieles de suministro. Estos condensadores se fabrican principalmente utilizando la capacitancia Gate-Drain / Source de los transistores.
En los procesos CMOS, los MOSFET son los componentes más "básicos", también son los componentes más controlados y más flexibles, por lo que los diseñadores de circuitos integrados prefieren usar un MOSFET siempre que sea posible.
En general, es "bastante fácil" necesitar 62 transistores para hacer una función aparentemente simple como una compuerta AND. Eso también se debe a que este IC es "un poco más" que una simple compuerta AND. Las compuertas AND en circuitos más complejos como CPU, microcontroladores, etc. a menudo solo usan 6 transistores. Pero estos no son "independientes" Y puertas como esta IC.
fuente
De ON Semiconductor MC74VHC1GT00 - Guía de producto NAND Gate de 2 entradas individuales :
De ON Semiconductor MC74VHC1GT00 - Hoja de datos de una sola puerta NAND de 2 entradas .
Tenemos al menos tres etapas, que son entrada, lógica y salida.
La puerta MC74VHC1G08 AND, que se puede formar a partir de un NAND y un NOT, toma 62 FET. El MC74VHC1GT00 NAND necesita 56. La misma familia, por lo que aproximadamente 6 FET para implementar un inversor. Lo que significaría que el MC74VHC1G00 tendría alrededor de 9 puertas de funcionalidad y el MC74VHC1G08 10 puertas.
La base de la pregunta del OP es que se puede implementar una lógica AND desde 6 puertas, pero un NOT en un MC74VHC1G08 debe tener al menos 6 FET.
Diga 8 + 6 para implementar la lógica, lo que dejaría alrededor de 48 FET para proporcionar todas las protecciones adicionales.
Adivina 5/6 FET / entrada para proporcionar protección ESD = 36 FET.
El resto para proporcionar todas las otras protecciones. Claramente, esto no es una simple puerta AND.
fuente
¿Cuántos pequeños MOSFET paralelos hay en un MOSFET de potencia? Miles? Esta pequeña puerta tiene una corriente de salida bastante alta, por lo que necesita 62 pequeños MOSFET para hacerlo.
Mis dos centavos por valor de una suposición.
fuente
Cuanto más fuerte sea la puerta de un MOSFET para encenderlo, más tiempo le tomará al MOSFET apagarse posteriormente. El rendimiento puede mejorarse agregando circuitos para limitar el exceso de voltaje de la puerta, aunque hacer esto sin aumentar la disipación de potencia inactiva es complicado.
No sé qué técnicas exactas se utilizan en CMOS para evitar la sobresaturación, pero los dispositivos Schottky de baja potencia basados en transistores de unión bipolar pueden proporcionar un análogo útil. Considere los dos inversores simples que se muestran a continuación:
simular este circuito : esquema creado con CircuitLab
El inversor de la izquierda es más simple que el de la derecha, pero si se ejecuta la simulación, se verá que al agregar el diodo, el circuito de la derecha se desconecta mucho más rápido que el de la izquierda.
En los siguientes inversores basados en BJT, el diodo Schottky aumentará ligeramente la disipación de potencia en R3, pero dicho aumento será muy pequeño en comparación con el consumo general de energía. En un dispositivo CMOS, simplemente sujetar el voltaje de la compuerta aumentaría la disipación de energía, haciendo necesario el uso de otros enfoques más sofisticados.
fuente
Tal vez el troquel en realidad tiene cuatro compuertas AND, porque está usando el mismo troquel físico exacto que este chip MC74VHC08 , solo conectando una de las compuertas.
¿Por qué se tomó el costo y la molestia de diseñar, probar y soportar una matriz completamente separada, cuando el costo entre 17 y 62 transistores en silicio es básicamente nulo?
Eso agregaría hasta 2 o 6 transistores para proteger la fuente de alimentación, y 14 o 15 transistores por AND. No es tan irracional.
fuente