Entiendo las matemáticas detrás de la formación de haces digitales, pero no estoy seguro de cómo se implementan prácticamente estos sistemas. Por ejemplo, en un radar FMCW de banda ancha típico que funciona en banda S, el ancho de banda de pulso (banda base) puede ser tan grande como 500MHz. Para digitalizar esta señal, necesita ADC de alta velocidad, generalmente una frecuencia de muestreo de 1 GHz. Hasta donde yo sé, estos ADC no son baratos.
Ahora, si tiene, digamos, una Matriz Rectangular Uniforme (URA) con 20 elementos de antena, ¡debe replicar su interfaz RF 20 veces! Esta interfaz RF normalmente incluirá un LNA, un mezclador y el ADC de alta velocidad.
Además, la gran cantidad de datos producidos por el sistema anterior es enorme y requiere una gran memoria y potencia de procesamiento.
Mis preguntas son así:
- ¿El escenario anterior refleja cómo se implementan los sistemas prácticos de formación de haces o es demasiado ingenuo? ¿Me estoy perdiendo algo fundamental aquí?
- ¿Hay algún truco de procesamiento de hardware / señal que pueda ayudar a reducir el hardware o los requisitos de procesamiento en dichos sistemas?
Gracias
fuente
De acuerdo, creo que la técnica que estaba buscando es la formulación de una abertura sintética como en el Radar de Apertura Sintética (SAR). El 'truco', en el caso general, donde están involucradas plataformas de radar y objetivos estáticos, probablemente sea que todos los elementos de la matriz estarán físicamente presentes en comparación con el SAR convencional, donde el movimiento de la plataforma se utiliza para sintetizar una apertura realmente grande. Al utilizar la conmutación de RF para simular el movimiento de la plataforma, se pueden capturar datos SAR secuencialmente y aplicar técnicas SAR conocidas para lograr el rendimiento deseado, es decir, una resolución angular fina.
La 'captura' en este caso será el tiempo extra requerido para la adquisición de datos SAR en comparación con un formador de haz digital completo. Otra es que esta técnica puede ser válida para escenarios de formación de haces en recepción solamente.
fuente
Siempre que tenga un cliente que pagará el costo de ASIC, es decir, un costo de diseño NRE de aproximadamente $ 25 millones, puede obtener los 20 front-end, ADC y aritmética digital de formación de haces en un chip CMOS en cualquier lugar, desde DC a 100 GHz por menos de $ 20 recurrentes costo
fuente