Tamaño del paquete de condensadores SMD y rendimiento de alta frecuencia

8

Estoy diseñando un circuito con un FPGA Spartan6 y la documentación para el FPGA especifica condensadores de 4.7uF (0805) y 0.47uF (0402) para el desacoplamiento. Como realmente no quiero soldar condensadores 0402 si puedo evitar eso, me gustaría usar condensadores de tamaño 0805 o 1210 para esto. ¿Sería diferente su rendimiento a altas frecuencias de aquellos que tienen paquetes más pequeños?

La frecuencia máxima de entrada / salida es ~ 300MHz

Pentium100
fuente
1
Además, las variantes BGA de Spartan-6 requieren [al menos recomendar] condensadores 0201 ubicados entre las bolas.
Nick Alexeev
@NickAlexeev Estoy usando la versión TQFP ya que está disponible y soldar BGA no es nada divertido.
Pentium100
SRF siempre aumenta con piezas de menor tamaño. Std 1206 0.47uF es ~ 5MHz a 10mohm
Tony Stewart Sunnyskyguy EE75
2
Una advertencia con respecto a los condensadores cerámicos de paquete pequeño. Su capacitancia puede disminuir significativamente con la polarización de CC y puede ser mucho más de lo que la gente puede darse cuenta. Asegúrese de buscar datos para el número de pieza específico, no una hoja de datos de la familia. (la información se puede consultar en los sitios web del fabricante) Consulte: Preguntas frecuentes sobre condensadores de cerámica Consulte también: Por qué el condensador de 47uF cae a 37 uF, 30uF o menos
Tut

Respuestas:

7

Sí, hace la diferencia.

Un paquete más grande generalmente tendrá una inductancia parasitaria más alta, lo que conducirá a una frecuencia de autorresonancia más baja y una impedancia más alta a frecuencias altas:

ingrese la descripción de la imagen aquí

(fuente de la imagen: electronicdesign.com )

Para un condensador de 0.1 uF en tamaño 0402, la frecuencia de resonancia está típicamente en el rango de 10-20 MHz.

El fotón
fuente
FYIO, ayer descubrí que también los condensadores electrolíticos tienen algunos parámetros que cambian con la dimensión física. Por ejemplo, de los Capacitores de la serie PW de Nichicon, la impedancia a 100 kHz cambia con el diámetro: vea aquí una imagen.
Antonio
@ Antonio Están bien para SMPS pero no para desacoplar chips Spartan CMOS. En realidad, ESR = uF / volumen es una serie de potencia para un Vr dado y una familia de electrolíticos. obrazki.elektroda.pl/7094755900_1482262954.jpg
Tony Stewart Sunnyskyguy EE75
2

La razón para el ESL máximo es de V = Ldi / dt >> V (ondulación) = Vr = ESL * dI / dt donde dI proviene del pico de carga de la tapa CMOS con el controlador ESR 25 ~ 50 Ohms en carga y la tapa Miller en pF con giro tiempo dt y desde cualquier controlador lógico CMOS, Ic = CdV / dt este es un pico de corriente "dinámico" con la tapa Miller y la carga de entrada + tapa perdida, por lo tanto dI (L) = I (C) así que ...

Vr = ESL C dV / dt²

La ondulación puede ser grande y depende de la ESR (por lo tanto, el límite actual del controlador) ESL de la vía, carga C y ESR de la carga C con alta resonancia Q. Muchas variables, pero en este ejemplo 50Ω, por lo tanto, 100mA de corriente de cortocircuito de 5V, pero solo clasificadas para 50mA. con 1 pulgada de FR4 a 10nH / "y 2pF /", por lo que la tapa de desacoplamiento más cercana está a 1 paquete DIP de distancia a 1 ". El resultado es> 10% de ruido, pero supone que no hay plano de tierra. ingrese la descripción de la imagen aquí

Para ESL ultra bajo, la relación de aspecto para L / W debe ser baja. 603, 1206 son ambos 2: 1 pero 306 es geometría inversa a 603 y, por lo tanto, casi 1/4 de la inductancia y casi el doble de la SRF.

Por lo general, es mejor usar 3 tapas separadas por no más de 3 décadas debido a las propiedades de ESR, SRF. El tamaño más grande depende de la carga escalonada y la ESR de LDO para el error de regulación de carga y la tapa de volumen reduce este error. Los siguientes transitorios a corto plazo> 1us donde PSRR es pobre es el límite intermedio de 0.1 a 1uF, entonces el límite más pequeño para los valores de velocidad de respuesta de RF debe ser> 100x el Coss o la capacidad conmutada efectiva de todas las puertas síncronas en [mA / ns] para el transformador de carga relación en la reducción de la ondulación. Para RF en el rango de GHz, esto requiere una selección cuidadosa muy por debajo de 100pF a menos que sea un SRF con una calificación suficientemente alta.

Por ejemplo, de ~ 40: 1 rangos 47uF, 1uF, 0.01uF Las
alternativas usan muchas (>> 10) en paralelo con una baja relación de aspecto de L / W del mismo valor, como 0.1uF de una parte de ESL baja cuidadosamente seleccionada.

en general, pero específicamente no use tapas de uso general, use ESR bajo / ESL bajo y verifique el diseño y las especificaciones. No adivines

ingrese la descripción de la imagen aquí

Por cierto. este 306 tiene el mismo tamaño de 60 mil almohadillas conductoras de terminación que 1206. Este truco para soldarlos con una punta de 67 mil (1/16) es unir rápidamente un lado y luego soldar el otro y luego resolver el primer lado con un palillo de dientes sosteniéndolo en almohadillas limpiadas (abrasivamente). Esto funciona bien para 603 partes y 402 se hace mejor con un método de aire caliente con pasta. y herramienta para mantener en su lugar si surgen problemas de lápida ...

Estos también son excelentes 1206 tapas acrílicas. http://www.digikey.com/product-detail/en/cornell-dubilier-electronics-cde/FCA1206A105M-H3/338-4076-1-ND/5700231

Tony Stewart Sunnyskyguy EE75
fuente
2
Esa es toda la información verdadera, pero responde una pregunta diferente a la que se le preguntó.
El Fotón
Muestra excepciones a la generalización donde el tamaño más pequeño tiene un SRF más alto. Considérelo una respuesta alternativa, pero puede estar en desacuerdo si no comprende mi lógica.
Tony Stewart Sunnyskyguy EE75
En realidad, @ThePhoton Traté de abordar tanto la capacidad de soldadura como SRF y la imagen más amplia de banda ancha baja ESR para que el suministro produzca la ondulación más baja a un pulso de carga escalonada.
Tony Stewart Sunnyskyguy EE75
¿Existe una lista de ESL "promedio" basada en el tamaño en alguna parte? El fabricante de FPGA ha especificado el ESL máximo permitido, por lo que creo que probablemente pueda encontrar una tapa físicamente más grande con geometría inversa y el mismo ESL (o usar múltiples en paralelo).
Pentium100
@ Pentium100, puede calcularlo a partir de la capacitancia y la frecuencia de resonancia. Lp1/ωr2C
The Photon